Bài báo trình bày kiến trúc và thực hiện bộ đảo tần lên và đảo tần xuống số trên chip FPGA (Fieldprogrammable gate arrays) với tài nguyên tối ưu có khả năng thích hợp cho sự phát triển của công nghệ vô tuyến cấu hình mềm. Kỹ thuật này có thể áp dụng rộng rãi trong các ứng dụng xử lý tín hiệu số và các hệ thống thông tin số. Minh họa thiết kế cho hệ thống thu phát dựa trên kỹ thuật điều chế QPSK (Quadrature phase shift keying). Thiết kế được thực hiện bằng công cụ System Generator for DSP (Digital signal processing) 14.7.